Ale nejak mi to nevychazi. Jestli mluvite o tomtez obvodu tak (1.8/1.2)**2 * 12.5 = 28.125 uW a ne 64 uW. Mozna tech 1.8V bylo mysleno jako verze chipu implementovana zravejsi technologii a ne tentyz chip napajen vyssim napetim.
Pak me jeste zarazi ze by na ARMu 32 bitove nasobeni trvalo 32 taktu. Uz ty prvni ARMy pouzivaly Boothuv trik kdy se jde po dvou bitech zaroven 00 a 01 je jasne, 10 je totez jako 01 jen posuv navic a 11 je vlastne jako 100 - 01 takze se to udela odectenim a pripoctenim carry do druheho cinitele. Vylozene se na to hodi ARMova ALU s tim barrel shifterem a staci par registru velmi maly sekvencni obvod aby ji ridil tak ze vysledkem bude soucin.
Taky kdyz toto uz bylo v ARM2 tak bych se dost divil kdyby v Cortexu udelali krok zpet.