Názor k článku Architektura VLIW aneb pokus o překonání problémů architektur CISC a RISC od Pavel Tišnovský - To je pravda, ty pomyslne nuzky mezi rychlosti...

  • Článek je starý, nové názory již nelze přidávat.
  • 17. 8. 2011 13:34

    Pavel Tišnovský
    Zlatý podporovatel

    To je pravda, ty pomyslne nuzky mezi rychlosti procesoru a pameti se porad rozeviraji, takze pristup, ktery byl videt napriklad u Motoroly 6800 nebo M6502, tj. minimum registru a maximum adresnich rezimu, by dneska nemel uspech a to ani pres pouziti L1 a L2 cache (ktere stejne puvodne vznikly kvuli RISCum :-)

    VLIW ma smysl u Harvardske architektury a u embedded zarizeni obecne, protoze neni az takovy problem dat na jeden cip CPU i ROM se sirokou sbernici a priznejme si, ze spotreba pameti pro programy zaostava o nekolik radu za spotrebou pameti pro data, takze i cenove to neni tak nevyhodne, jak by se na prvni pohled mohlo zdat. U desktopu je to samozrejme neco jineho, to je pravda.

    Mimochodem o THUMBu bych rad neco napsal.